- 2 .通过dds + pll的方法实现脉冲/数据发生器所需的系统时钟以及计数时钟的产生,以及其同步的实现。
- 本论文的主要工作主要包括: 1阐明了整个高速数据发生器的工作流程及各部分电路所完成的功能,并详细说明了数据的装载、高速数据的产生及输出控制的工作原理。
- 结合电子科技大学承担的项目“高速数字信号发生器” ,本文围绕“高速数据产生”这一课题展开研究,阐述了数据产生中的数据装载、高速信号的获得;分析了研制高速数据发生器所需攻克的关键技术,提出了技术解决途径;并给出了高速数据产生的硬件设计方案,并对电路进行了制作和调试;对调试中出现的问题,进行了较深入的分析,提出了实际的解决措施。
- 基于研发脉冲/数据发生器的重要性,结合电子科技大学承担的科研项目“脉冲/数据发生器” ,本文围绕脉冲的产生的过程进行展开研究,主要任务是实现具有各种参数(包括周期、脉冲延迟、脉冲宽度等)可调的脉冲数字波形。
- 脉冲/数据发生器是现代测量与控制中常用的信号源,它可以产生各种标准的脉冲波形和具有一定编码规则的用户数据,用来满足特定数字测试要求,而数字波形产生部分是脉冲/数据发生器中的核心部分,承担着产生各种模式的脉冲数字波形的任务。
Last modified time:Tue, 12 Aug 2025 00:29:56 GMT